PLLクロック逓倍モジュール

PLLクロック逓倍モジュール

応用製品(クロック逓倍モジュール)のご紹介

PLL101/PLL102 CLOCK MULTIPLIER

入力クロックをPLLによりN倍,1/D倍して出力するクロック逓倍モジュールです。

 

(1)PLL101 CLOCK MULTIPLIER
 入力クロック周波数FinをPLLによりN倍,1/D倍して周波数Foutのクロックを出力します。
 Fout = Fin × N / D
 ・係数N200~452(4ステップ分解能)(Fin=250kHz,D=1:1MHz分解能)
内部ディップスイッチ(6bit)にて設定可能
 ・係数D1,2,4,8(出力周波数設定分解能は係数D倍になります)
内部ディップスイッチ(2bit)にて設定可能
 ・入力クロック5V CMOS/TTLレベル
125kHz~250kHz(N=400,D=1にて)
 ・出力クロック5V COMSレベル,Zout=50Ω,100mA(min)
D=1:50MHz~100MHz
D=2:25MHz~50MHz
D=4:12.5MHz~25MHz
D=8:6.25MHz~12.5MHz
・出力ジッタ3nsec以下(100MHz=250kHz×400/1 にて)
・出力スプリアス -40dB以上
・コネクタ電源HR11-4P,入力信号BNC,出力信号BNC
・電源DC12V(DC10V~15Vにて動作可能),250mA以下
・外形寸法70(W)×100(D)×35(H)mm以下(但し突起部を除く)

 

 

(2)PLL102 CLOCK MULTIPLIER
 入力クロック周波数FinをPLLによりN倍して周波数Foutのクロックを出力します。
 Fout = Fin × N
 ・係数N500~1010(2ステップ分解能)(Fin=100kHz:0.2MHz分解能)
内部ディップスイッチ(8bit)にて設定可能
 ・入力クロック5V CMOS/TTLレベル
50kHz~100kHz(N=1000にて)
 ・出力クロック5V COMSレベル,Zout=50Ω,100mA(min)
50MHz~100MHz
・出力ジッタ3nsec以下(100MHz=250kHz×400/1 にて)
・出力スプリアス -40dB以上
・コネクタ電源HR11-4P,入力信号BNC,出力信号BNC
・電源DC12V(DC10V~15Vにて動作可能),250mA以下
・外形寸法70(W)×100(D)×35(H)mm以下(但し突起部を除く)